注册 登录  
 加关注
查看详情
   显示下一条  |  关闭
温馨提示!由于新浪微博认证机制调整,您的新浪微博帐号绑定已过期,请重新绑定!立即重新绑定新浪微博》  |  关闭

路雷米的博客

人生最难的就是在热爱和生计之间做选择, 愿每个人这一生 既对得起梦想又担得责任

 
 
 

日志

 
 

LPC总线的一般常识  

2014-10-08 17:52:43|  分类: BIOS-Related |  标签: |举报 |字号 订阅

  下载LOFTER 我的照片书  |

LPC(Low Pin Count)是基于 Intel 标准的 33 MHz 4 bit 并行总线协议,代替以前的 ISA 总线协议,两者性能相似。

LPC总线

是INTEL当初为了取代低速落后的X-BUS而推出的总线标准。一般用于主板南桥芯片通信。

1997年9月29日Intel于公布的一个取代传统ISA BUS的一种新接口规范,并且以免费开放授权的方式,供业界采用。以往为了连
接ISA扩充槽、适配器、ROM BIOS芯片、Super I/O等接口,南桥芯片必须保留一个ISA BUS,并且连通Super I/O芯片,以控制传
统的外围设备。传统ISA BUS速率大约在7.159~8.33MHz,提供的理论尖峰传输值围16MB/s,但是ISA BUS与传统的PCI BUS的
电气特性、信号定义方式迥异,南桥芯片、Super I/O芯片浪费很多针脚来做处理,主板的线路设计也显得复杂。

Intel所定义的PC接口,将以往ISA BUS的地址/数据分离译码,改成类似PCI的地址/数据信号线共享的译码方式,信号线数量大幅
降低,工作速率由PCI总线速率同步驱动,虽然改良过的LPC接口一样维持最大传输值16MB/s,不过所需要的信号脚位数大幅降
低25~30个,以LPC接口设计的Super I/O芯片、Flash芯片都能享有脚位数减少、体积微缩的好处,主板的设计也可以简化,这
也就是取名LPC——Low Pin Count的原因
  评论这张
 
阅读(3567)| 评论(0)

历史上的今天

评论

<#--最新日志,群博日志--> <#--推荐日志--> <#--引用记录--> <#--博主推荐--> <#--随机阅读--> <#--首页推荐--> <#--历史上的今天--> <#--被推荐日志--> <#--上一篇,下一篇--> <#-- 热度 --> <#-- 网易新闻广告 --> <#--右边模块结构--> <#--评论模块结构--> <#--引用模块结构--> <#--博主发起的投票-->
 
 
 
 
 
 
 
 
 
 
 
 
 
 

页脚

网易公司版权所有 ©1997-2018